IC設計
IP
FPGA設計
FPGA評測
DO-254
電子電路設計與仿真
先進半導體工藝器件建模
半導體熱測試
電子散熱仿真
流體仿真
電氣平臺工程
信息化管理方案
SiP系統級封裝技術
解決方案    

湖北快三号码表湖北快3:高性能PCB設計解決方案Xpedition

更新日期:2017-12-28 17:32:55  瀏覽次數:5093次  作者:admin  【打印此頁】  【關閉
高速高密PCB設計挑戰

       隨著電子技術的發展,電子產品設計領域已經涌現出大量先進的設計技術與設計方法學,并且成功地應用在設計實踐中。這些先進的器件技術、加工工藝技術、設計技術成功應用在電子設備的研發中,可以迅速而有效地提升產品的質量與性能,并且迅速提高設計生產力奧。

       現場可編程器件(FPGA)設計技術以及復雜的印刷電路板(PCB)設計技術就是其中最成熟、應用前景最廣泛、同時也是應用成果最明顯的電子產品設計技術,與此同時日益先進的半導體工藝技術帶來今天FPGA設計規模與設計能力的迅速提升,因此以往復雜的電子系統設計可以小型化為今天的FPGA芯片設計。FPGA多為BGA的封裝模型,高性能的FPGA管腳多達1000多,其IO管腳分配的好壞直接影響到PCB的設計質量與設計效率肯。

       HDI(高密度互聯)PCB設計加工技術以及高密度小型化的器件封裝技術帶來今天基于電路板設計的產品以及設計技術的巨大進步,同時也為系統設計工程師帶來嚴峻的設計挑戰。高密度互聯工藝支持的微過孔技術、盲孔技術等都可以迅速提升設計PCB的密度,縮小產品的面積、體積和功耗,這在一些特殊的領域中有重要的應用思。

       此外,隨著產性能要求的提升,電子產品中高速信號逐漸引入,這些高速信號為了滿足性能要求,必須做阻抗控制、時序控制,這就要求在PCB設計中有效地進行層疊設計、長度設計等,種種表現要求電子設計部門必須有一套完整的PCB設計解決方案,滿足高速高密PCB設計需求。 


Mentor Graphics  PCB設計解決方案
       Mentor Graphics 基于高速高密PCB設計的 Xpedition Enterprise為設計師提供了用于復雜PCB物理設計、分析和加工一整套可伸縮的工具,它將交互設計和自動布線有機地整合到一個設計環境中。設計師可以定義所有設計規則,包括高速布線約束,創建板型,布局,交互布線和自動布線等,直到加工文件生成。

 


1) 高速高密PCB設計

      Xpedition為高速高密PCB設計提供一整套解決方案,主要支持以下功能特點:

? 差分對布線

      支持差分走線,差分線的等長約束等;

? 高速總線布線

      支持總線的總長度控制、等長控制等;

? 區域規則布線

       針對局部高密設計,對區域規則進行細化,使高密設計的可靠性能提高;

? 盲埋孔設計

       盲埋孔運用在高密PCB設計中,提高PCB的可設計性,同時也可提高產品的電氣性能;

? 高效的自動布線器

       支持在多種約束規則下對網絡進行分類、分步驟自動布線,提高自動布線的效率與布線質量,支持高速布線自動繞等長等處理。

 


2) 3D PCB布局規劃與設計

       Xpedition做到了真正的純3D設計,集成的設計環境支持在二維或三維PCB布局、三維顯示、三維約束規則設置及檢查、與結構三維協同等功能,提供超過4百萬個元器件的3D模型庫,并提供功能強大的3D模型編輯器,可以通過向導式的方法完成元器件3D模型的創建,解決設計師3D模型缺乏的問題。在布局階段,設計師可以按照原理圖頁、功能???、信號流向等前期輸入數據,根據PCB結構,進行快速預布局。


3) 多人協同設計Concurrent Team Design     

       和傳統的需要分割-合并的團隊協同設計方法學不同,Xpedition的Concurrent Team Design方案不需要任何的物理分割,每一個設計者可實時看到其他同伴的編輯動作。協同設計的機制貫穿整個設計流程:布局、布線、DRC 以及設計后處理;先進的沖突避免機制,可以保證協同設計的流程有序;完善的設計數據?;?/span>機制保證了設計數據的完整性,不需要額外的培訓和復雜的設置,設計者可在任何時候從世界的任一角落隨時參與某一個已經發起的協同設計,可極大地縮短設計時間,這種多人協同設計的方法,在規模大、進度要求高的設計中作用尤為突出。

 


4) RF射頻設計

       針對射頻電路與數字電路、模擬電路的設計, Xpedition中即可實現靈活的射頻電路設計。通過IFF/Agilent ADS接口,射頻數據的設計、仿真和驗證結果可直接輸入原理圖環境Xpedition Designer 和PCB設計環境Xpedition Layout中,或從它們輸出到Agilent ADS,確保數據的同步和完整性。 

 


5) FPGAPCB協同設計FPGA I/O Optimizer  

       FPGA I/O Optimizer為系統設計工程師/電路設計工程師提供了一個方便的FPGA管腳設計、定義和分配環境,可以圖形化顯示FPGA器件的物理管腳位置以及可供使用的資源信息。設計工程師可以在I/O Optimizer中定義FPGA器件的端口,通過直接拖放定義管腳位置,并通過拖放操作進行管腳定義和分配。 設計工程師定義和分配FPGA和PCB之間的端口,I/O Optimizer可以自動產生用于FPGA設計的HDL文件和用于PCB設計原理圖的功能符號(Symbol);設計工程師也可以實施管腳定義,I/O Optimizer可以自動產生用于FPGA邏輯綜合及布局布線的管腳約束文件。

       I/O Optimizer在FPGA設計和PCB設計之間提供了一個連接橋梁:可以讀入FPGA設計的HDL源代碼以及FPGA布局布線后產生的管腳文件(.PAD, .PIN 或者.FIT文件),自動產生用于PCB設計的原理圖功能符號以及PCB符號;也可以通過EDIF和XML格式的文件格式讀入PCB原理圖中對管腳的定義,自動產生用于FPGA設計的HDL文件和管腳約束文件。 


6) 生產制造分析DFT

       Xpedition提供DFTDesign For Testing)分析功能,可以根據一整套已知的測試規則來判斷PCB是否具有可測試性,軟件可自動分析網絡的可測試性,測試點的位置確定以及測試探針的模擬放置等,通過模擬分析指出問題點,避免了在實際測試中可能出現的問題。


7)仿真分析軟件HyperLynx

       HyperLynx提供了一套完整的分析和驗證軟件,可以在PCB設計流程中隨時滿足工程師的需求。通過與設計流程的緊密集成,HyperLynx使PCB工程師能夠有效地分析,解決和驗證設計的關鍵需求,以避免代價高昂的重復性設計。通過HyperLynx可以實現更大的創新,更快的上市時間和更多的降低成本。 




  • 奧肯思總部
  • 電話:010-68058081
  • 傳真:010-10-68058085
  • 地址:北京市朝陽區朝外西街3號兆泰國際中心C座501A?
  • 奧肯思研發與培訓中心
  • 電話:010-82346812
  • 傳真:010-82346802 ext.8002
  • 地址:北京市海淀區中關村軟件園3號樓B座二層1219室
  • 奧肯思上海分公司
  • 電話:021-54591058
  • 地址:上海市徐匯區龍華中路596號綠地中心A座501室(200032)
  • 奧肯思成都分公司
  • 電話:028-86716980
  • 傳真:028-86716983 -109
  • 地址:成都市青羊區蜀金路1號金沙萬瑞中心C座1706-1707室
               法律聲明     網站地圖     加入奧肯思     友情鏈接     幫助中心     關于奧肯思

Copyright 2014 acconsys All Rights Reserved 京ICP備12034336號-1

版權所有:奧肯思(北京)科技有限公司  技術支持:上海網站建設